Renesas Synergy™

FAQ 106919 : 【端子, I/Oポート】 未使用端子を開放にする場合、出力ラッチの設定は? [2008/03/26]

D0-D4: キーオンウェイクアップ無効。 プルアップトランジスタがONの場合、出力ラッチを0に設定しないでください。

D5: INT端子入力禁止。 キーオンウェイクアップ無効。
プルアップトランジスタがONの場合、出力 ラッチを0に設定しないでください。

D6-D7: キーオンウェイクアップ無効。 プルアップトランジスタがONの場合、出力 ラッチを0に設定しないでください。

P00-P03: キーオンウェイクアップ無効。 プルアップトランジスタがONの場合、出力 ラッチを0に設定しないでください。

P10-P13: キーオンウェイクアップ無効。 プルアップトランジスタがONの場合、出力 ラッチを0に設定しないでください。

P20-P23: キーオンウェイクアップ無効。 プルアップトランジスタがONの場合、出力 ラッチを0に設定しないでください。

P30-P33: キーオンウェイクアップ無効。 プルアップトランジスタがONの場合、出力 ラッチを0に設定しないでください。

C: CMOS出力形式、出力ラッチの値は問い ません。 タイマ1カウントソースにCNTR入力非選択。

適用製品

455A
他にご質問がございましたら、リクエストを送信してください